RTE-V850ES/SA3-CB 基本仕様


プロセッサ
V850ES/SA3
CPUクロック 17MHz
バスクロック 17MHz
電源
+5.0V,1.0A(max)
メモリ
EPROM 128KB 64K×16bit(40pin-DIP)×1(max 512KB)
SRAM 3MB 512K×16bit×3
I/O
シリアル(2ch) CPU内蔵(Uart) DB9コネクタ
NS16550相当 DB9コネクタ
USB Oki ML60852
LAN Smsc LAN91C111
タイマ μPD71054 分解能500nS
I/Oポート LED(7seg)表示/スイッチ入力
その他
テストコネクタ バス等の信号を観測する為のロジアナ用コネクタ
GBUSコネクタ RTE-CB標準32bit I/F(33MHz,DMAは非対応)
FLASH IF FLASH Writer接続用インターフェース
GPヘッダ CPUの未使用ピンを開放するためのコネクタ
ROM-Emlt-IF ROMエミュレータ制御信号接続用テストピン
リセット・スイッチ Push式


RTE-V850ES/SA3-CB
閉じる
Copyright