KIT-V831/2-TP SPECIFICATION


<Hardware Specification>

エミュレーション部
対象デバイス
V831/2
使用するRTE-TPの形式
RTE-1000-TP RTE-2000-TP
JTAG-IFケーブル
標準ケーブル RTE-NEC/MICTOR38
エミュレーション機能
CPU動作周波数 制限無し
インターフェース JTAG/N-Wire
動作電圧*3 1.8V - 5V*1
JTAG CLK*3 100KHz - 25MHz
ブレーク機能
H/Wブレークポイント 2
S/Wブレークポイント 100
アクセスイベントによるブレーク設定 4
ステップブレーク
マニュアルブレーク
トレース機能
トレースデータバス 4bit
トレースメモリ 4bit × 128K-word 4bit × 256K-word
トリガ設定
実行アドレスによるトリガ設定 1
データアクセスによるトリガ設定 2
外部入力によるトリガ設定
実行アドレスによる開始指定
実行アドレスによる停止指定 1(V831のみ)
トレースディレイ 0 - 1FFFFh 0 - 3FFFF
トレースクロック*3 77MHz(max) 133MHz(max)
タイムタグ*3 100nS - 30h
データトレース条件設定 2
逆アセンブルトレース表示機能
完全トレースモード指定機能(no real time)
ROMエミュレーション機能*4
ブロック内マップ機能(USER/EMEM)*3 無し 64K-word
RAMとして使用*3 不可
メモリ容量*3 8M - 32MByte 8M - 128MByte
アクセスタイム、( )内はバーストサイクル時*3 40nS(35nS)*2 35nS(30nS)*2
動作電圧*3 1.8V - 5V*1
電気的条件*3 LV-TTL,5Vトレラント*2
エミュレーション可能なROM数
DIP-32pin-ROM(8bit-ROM) 4(max)
DIP-40/42pin-ROM(16bit-ROM) 2(max) 4(max)
拡張16bit-標準ROMコネクタ*3 2(max) 4(max)
エミュレーション可能なROM容量(bit)
DIP-32pin-ROM(8bit-bus) 1M,2M,4M,8M(27C010/020/040/080)
DIP-40pin-ROM(16bit-bus) 1M,2M,4M(27C1024/2048/4096)
DIP-42pin-ROM(16bit-bus) 8M,16M(27C8000/16000)
拡張16bit-標準ROM(16bit-bus)*3 1M,2M,4M,8M,16M,32M,64M,128M,256M(32MByte)
バス幅指定(bit) 8/16/32
端子マスク機能
RESET,STOP,NMIx,VAREQ,WAIT-,INTxx

*1 2.3V以下で使用する場合、各ケーブルのDC特性にご注意ください。電気的に整合しない場合があります。
*1,2 RTE-1000-TP+CBL-STD16-32M、RTE-2000-TP+CBL-STD16-2Kを使用した場合の値です。
*3 RTE-100-TPの仕様はこれらと異なります。RTE-100-TPのマニュアルをご参照ください。
*4 RTE-2000-TPでは、E-MEM基板を最大4枚まで実装でき、その時の最大容量は128MByteです。
32bit幅では2枚、64bit幅では4枚必要です。8bitバス幅のROMでは、ROM1個に1枚必要です。




<Interface Specification>

ピン配置表
Pin番号 信号名 入出力(User Side) 処理(User Side)
A1 CLKOUT Output

バッファ + 22 - 33Ωシリーズ抵抗(推奨)

A2 TRCDATA0 Output

バッファ + 22 - 33Ωシリーズ抵抗(推奨)

A3 TRCDATA1 Output

バッファ + 22 - 33Ωシリーズ抵抗(推奨)

A4 TRCDATA2 Output

バッファ + 22 - 33Ωシリーズ抵抗(推奨)

A5 TRCDATA3 Output

バッファ + 22 - 33Ωシリーズ抵抗(推奨)

A6 TRCEND Output

Open

A7 DDI Input

10KΩプルアップ

A8 DCK Input

10KΩプルアップ

A9 DMS Input

10KΩプルアップ

A10 DDO Output

22 - 33Ωシリーズ抵抗(推奨)

A11 DRST- Input

10KΩプルダウン

A12 NC. -----

Open

A13 NC. -----

Open


Pin番号 信号名 入出力(User Side) 処理(User Side)
B1 - B10 GND -----

GNDに接続

B11 NC. -----

Open

B12 NC. -----

Open

B13 +3.3V -----

+3.3Vに接続

コネクタの型番
メーカー KEL
型  番 8830E-026-170S(ストレート)
8830E-026-170L(ライト・アングル)
8831E-026-170L(ライト・アングル、固定金具つき)
配線長
CPUからコネクタまでの配線は、極力短くなるようにしてください(100mm以下を推奨します)。
バッファ
以下の信号は、CPUと同一電源を供給した高速CMOSバッファを介し、コネクタへ接続することを強く推奨します。
CLKOUT,TRCDATA[0..3],TRCEND
基盤レイアウト図
基板上のコネクタの物理的なレイアウトを以下に示します。
基盤レイアウト図



▲up

閉じる
Copyright