対象デバイス |
|
V831/2 |
使用するRTE-TPの形式 |
|
RTE-1000-TP |
RTE-2000-TP |
JTAG-IFケーブル |
|
標準ケーブル |
RTE-NEC/MICTOR38 |
エミュレーション機能 |
|
CPU動作周波数 |
制限無し |
インターフェース |
JTAG/N-Wire |
動作電圧*3 |
1.8V - 5V*1 |
JTAG CLK*3 |
100KHz - 25MHz |
ブレーク機能 |
|
H/Wブレークポイント |
2 |
S/Wブレークポイント |
100 |
アクセスイベントによるブレーク設定 |
4 |
ステップブレーク |
可 |
マニュアルブレーク |
可 |
トレース機能 |
|
トレースデータバス |
4bit |
トレースメモリ |
4bit × 128K-word |
4bit × 256K-word |
トリガ設定 |
|
実行アドレスによるトリガ設定 |
1 |
データアクセスによるトリガ設定 |
2 |
外部入力によるトリガ設定 |
可 |
実行アドレスによる開始指定 |
可 |
実行アドレスによる停止指定 |
1(V831のみ) |
トレースディレイ |
0 - 1FFFFh |
0 - 3FFFF |
トレースクロック*3 |
77MHz(max) |
133MHz(max) |
タイムタグ*3 |
100nS - 30h |
データトレース条件設定 |
2 |
逆アセンブルトレース表示機能 |
有 |
完全トレースモード指定機能(no real time) |
有 |
ROMエミュレーション機能*4 |
|
ブロック内マップ機能(USER/EMEM)*3 |
無し |
64K-word |
RAMとして使用*3 |
不可 |
可 |
メモリ容量*3 |
8M - 32MByte |
8M - 128MByte |
アクセスタイム、( )内はバーストサイクル時*3 |
40nS(35nS)*2 |
35nS(30nS)*2 |
動作電圧*3 |
1.8V - 5V*1 |
電気的条件*3 |
LV-TTL,5Vトレラント*2 |
エミュレーション可能なROM数 |
|
DIP-32pin-ROM(8bit-ROM) |
4(max) |
DIP-40/42pin-ROM(16bit-ROM) |
2(max) |
4(max) |
拡張16bit-標準ROMコネクタ*3 |
2(max) |
4(max) |
エミュレーション可能なROM容量(bit) |
|
DIP-32pin-ROM(8bit-bus) |
1M,2M,4M,8M(27C010/020/040/080) |
DIP-40pin-ROM(16bit-bus) |
1M,2M,4M(27C1024/2048/4096) |
DIP-42pin-ROM(16bit-bus) |
8M,16M(27C8000/16000) |
拡張16bit-標準ROM(16bit-bus)*3 |
1M,2M,4M,8M,16M,32M,64M,128M,256M(32MByte) |
バス幅指定(bit) |
8/16/32 |
端子マスク機能 |
|
RESET,STOP,NMIx,VAREQ,WAIT-,INTxx |