| 対象デバイス |
|
Nx85Eコア + DCUを搭載したマイコン |
| 使用するRTE-TPの形式 |
|
RTE-2000-TP |
RTE-2000H-TP |
| JTAG-IFケーブル ( )内はオプション |
|
RTE-NEC/MICTOR38-2K |
PB-JTAG-N-A36(72/144) |
| エミュレーション機能 |
|
CPU動作周波数 |
100KHz 〜 CPUの最大動作周波数まで*1 |
| インターフェース |
JTAG/N-Wire |
| 動作電圧 |
1.8V - 3.3V(5Vトレラント)*2 |
1.2V - 3.3V(5Vトレラント) |
| JTAG CLK |
100KHz - 25MHz |
| イベント機能 |
|
イベント数 |
|
実行アドレスの設定 |
8 |
| データアクセスの設定 |
4 |
|
アドレス指定
データ指定
ステータス指定
シーケンシャル器段数
パスカウンタ |
Mask指定可
Mask指定可
Mask指定可
4
12bit |
| ブレーク機能 |
|
H/Wブレークポイント |
|
命令/アクセス系ブレークポイント |
2 |
|
アドレス指定
データ指定
ステータス指定 |
Mask指定可
Mask指定可
Mask指定可 |
| S/Wブレークポイント |
100 |
| イベントによるブレーク設定 |
可 |
| ステップブレーク |
可 |
| マニュアルブレーク |
可 |
外部信号によるブレーク
(High/Low edge) |
可 |
| トレース機能 |
|
トレースデータバス |
4bit/8bit/16bit |
| トレース容量 ( )内はオプション |
16bit × 256K-word |
16bit × 1M(2M/4M)-word |
| トリガ設定 |
|
実行アドレスによるトリガ設定 |
可 |
| データアクセスによるトリガ設定 |
可 |
| イベントによるトリガ設定 |
可 |
| 外部入力によるトリガ設定 |
可 |
| 開始、停止指定(サブスイッチ) |
可 |
| トレースディレイ ( )内はオプション |
0 - 3FFFF |
0 - FFFFF(1FFFFF/3FFFFF) |
| トレースクロック ( )内はオプション |
max 133MHz |
max 333MHz
(B仕様:400MHz) |
| タイムタグ |
100nS - 30h |
| 逆アセンブルトレース表示機能 |
有 |
完全トレースモード指定機能
(no real time) |
有 |
| ROMエミュレーション機能*4 |
|
ブロック内マップ機能(USER/EMEM) |
64K-word |
| RAMとして使用 |
可 |
| メモリ容量 |
8M - 128MByte |
| アクセスタイム ( )内はバーストサイクル時 |
35nS(30nS)*3 |
| 動作電圧 |
1.8V - 3.3V*2 |
| 電気的条件 |
LV-TTL,5Vトレラント*3 |
| エミュレーション可能なROM数 |
|
DIP-32pin-ROM(8bit-ROM) |
4(max) |
| DIP-40/42pin-ROM(16bit-ROM) |
4(max) |
| 拡張16bit-標準ROMコネクタ |
4(max) |
| エミュレーション可能なROM容量(bit) |
|
DIP-32pin-ROM(8bit-bus) |
1M,2M,4M,8M(27C010/020/040/080) |
| DIP-40pin-ROM(16bit-bus) |
1M,2M,4M(27C1024/2048/4096) |
| DIP-42pin-ROM(16bit-bus) |
8M,16M(27C8000/16000) |
| 拡張16bit-標準ROM(16bit-bus) |
1M,2M,4M,8M,16M,32M,64M,128M,256M(32MByte) |
| バス幅指定(bit) |
8/16/32 |
| その他 |
|
高速ダウンロード機能(PB-HSDL-50) |
無 |
有*5 |
| 端子マスク機能 |
NMI,RESET-,HLDRQ,WAIT- |