KIT-V850E/MA3-IE SPECIFICATION


<Hardware Specification>

エミュレーション部
対象デバイス
V850E/MA3(TQFP-144)
使用するRTE-TPの形式
RTE-2000-TP,RTE-2000H-TP(IF-IE80付)
エミュレーション機能
動作周波数 80MHz(max)
クロック供給
メインクロック 外部/内部自動切り替え(内部:8MHz)
内部ROMエミュレーション容量 1MB
内部RAMエミュレーション容量 60KB(4K,12K,28K,60Kの切り替え可)
外部メモリエミュレーション容量 4MB(POD部に標準実装)*1
動作電圧 3.3V
イベント機能
イベント数
実行アドレスの設定 8
データアクセスの設定 6
アドレス指定
データ指定
ステータス指定
シーケンシャル器段数
パスカウンタ
Mask指定可
Mask指定可
Mask指定可
4
12bit
ブレーク機能
H/Wブレークポイント
命令/アクセス系ブレークポイント 2
アドレス指定
データ指定
ステータス指定
Mask指定可
Mask指定可
Mask指定可
S/Wブレークポイント 100
イベントによるブレーク設定
ステップブレーク
マニュアルブレーク
外部信号によるブレーク
(High/Low edge)
トレース機能
トレースデータバス 48bit
トレースメモリ 48bit × 256K-word
トリガ設定
実行アドレスによるトリガ設定
データアクセスによるトリガ設定
イベントによるトリガ設定
外部入力によるトリガ設定
開始、停止指定(サブスイッチ)
トレースディレイ 0 - 3FFFF
トレースクロック 80MHz
タイムタグ 100nS - 30h
逆アセンブルトレース表示機能
完全トレースモード指定機能
(no real time)
ROMエミュレーション機能*4
ブロック内マップ機能(USER/EMEM) 64K-word
RAMとして使用
メモリ容量 8M - 128MByte
アクセスタイム ( )内はバーストサイクル時 35nS(30nS)*2
動作電圧 1.8V - 3.3V*3
電気的条件 LV-TTL,5Vトレラント*2
エミュレーション可能なROM数
DIP-32pin-ROM(8bit-ROM) 4(max)
DIP-40/42pin-ROM(16bit-ROM) 4(max)
拡張16bit-標準ROMコネクタ 4(max)
エミュレーション可能なROM容量(bit)
DIP-32pin-ROM(8bit-bus) 1M,2M,4M,8M(27C010/020/040/080)
DIP-40pin-ROM(16bit-bus) 1M,2M,4M(27C1024/2048/4096)
DIP-42pin-ROM(16bit-bus) 8M,16M(27C8000/16000)
拡張16bit-標準ROM(16bit-bus) 1M,2M,4M,8M,16M,32M,64M,128M,256M(32MByte)
バス幅指定(bit) 8/16/32
端子マスク機能
NMI,INTWDG,WAIT-,HLDRQ,RESET-

*1 外部メモリエミュレーション(4MByte)は、/CS[0..7]の内の1本を占有し、バス幅は16bitに限定です。
*2,3 RTE-2000(H)-TP+CBL-STD16-2Kを使用した場合の値です。
*3 2.3V以下で使用する場合、各ケーブルのDC特性にご注意ください。電気的に整合しない場合があります。
*4 ユーザシステム上にROMエミュレーションケーブルを接続するためのROMソケット、または専用のコネクタが必要です。詳しくはRTE-2000(H)-TP本体のマニュアルを参照ください。
尚、RTE-2000(H)-TPでは、E.MEM基板を最大4枚まで実装でき、その時の最大容量は128MByteです。



▲up

閉じる
Copyright